VHDL - мова опису апаратних засобів комп'ютера
Состав работы
|
|
|
|
Работа представляет собой zip архив с файлами (распаковать онлайн), которые открываются в программах:
- Microsoft Word
Описание
ЗМІСТ
1. ПЕРЕЛІК СКОРОЧЕНЬ
2. VHDL - МОВА ОПИСУ АПАРАТНИХ ЗАСОБІВ КОМП'ЮТЕРА
2.1 Процес проектування цифрових схем
2.2 Рівні опису апаратних засобів
2.2.1 Інтерфейсний опис
2.2.2 Архітектурний опис
2.2.2.2 Архітектурний опис на поведінковому рівні.
2.2.2.3 Архітектурний опис на рівні часової діаграми
2.3 VHDL як мова програмування.
2.3.1 Лексеми
2.3.1.1 Коментарі
2.3.1.2 Ідентифікатори.
2.3.1.3 Числові константи
2.3.1.4. Символи
2.3.1.5 Рядки
2.3.1.6 Бітові рядки.
2.3.2 Типи даних та об’єкти
2.3.2.1 Цілочисельні типи.
2.3.2.2 Типи фізичних величин..
2.3.2.3 Тип з рухомою крапкою
2.3.2.4 Перелічувальні типи.
2.3.2.5 Масиви
2.3.2.6 Записи.
2.3.2.7 Підтипи
2.3.2.8 Об’єкти
2.3.3 Вирази та оператори
2.3.4. Конструкції
2.3.4.1 Присвоєння значень змінним
2.3.4.2 Умовна конструкція if
2.3.4.3 Умовна конструкція case
2.3.4.4 Конструкція циклу loop
2.3.4.5 Порожня конструкція
2.3.4.6 Конструкція підтвердження
2.3.5 Підпрограми та пакети
2.4 Структурний опис мовою VHDL
2.4.1 Декларування елемента
2.4.2 Декларування архітектури елемента
2.4.2.1 Декларування сигналів
2.4.2.2 Блоки
2.4.2.3 Декларування компонентів
2.4.2.4 Використання компонентів
2.5 Функціональний опис мовою VHDL
СПИСОК ВИКОРИСТАНИХ ДЖЕРЕЛ
1. ПЕРЕЛІК СКОРОЧЕНЬ
VHDL − Very High Speed Integrated Circuit Hardware Description Language.
ОЗП – об’єктно-зорієнтоване програмування.
2. VHDL - МОВА ОПИСУ АПАРАТНИХ ЗАСОБІВ КОМП'ЮТЕРА
VHDL є мовою для опису цифрових електронних систем [6,7]. Вона з’явилась в результаті виконання програми Уряду США по створенню надшвидкісних інтегральних схем НШІС (Very High Speed Integrated Circuits), яка була ініційована в 1980 році. В ході виконання цієї програми виникла необхідність в стандартній мові для опису структур і функцій інтегральних схем (ІС). В результаті аналізу вже існуючих мов опису апаратних засобів AHPL, CDL, CONLAN, IDL, ISPS, TEGAS, HDL, ZEUS, використовуваних провідними фірмами комп’ютерного профілю, була розроблена мова VHDL (VHSIC Hardware Description Language). В 1987 році ця мова була адаптована в якості стандарту в США інститутом інженерів-електриків та електроніків (IEEE).
VHDL спроектована для всього спектру потреб, які виникають в процесі проектування. По перше, вона дозволяє описати структуру проекту, тобто його поділ на складові частини та їх взаємозв’язок. По друге, вона дозволяє описати функцію проекту використовуючи подібні до мови програмування форми. По третє, як результат, вона дозволяє змоделювати проект перед початком виготовлення, так що проектувальники можуть швидко порівняти альтернативи та перевірити правильність функціонування без затримки та витрат на апаратне макетування.
1. ПЕРЕЛІК СКОРОЧЕНЬ
2. VHDL - МОВА ОПИСУ АПАРАТНИХ ЗАСОБІВ КОМП'ЮТЕРА
2.1 Процес проектування цифрових схем
2.2 Рівні опису апаратних засобів
2.2.1 Інтерфейсний опис
2.2.2 Архітектурний опис
2.2.2.2 Архітектурний опис на поведінковому рівні.
2.2.2.3 Архітектурний опис на рівні часової діаграми
2.3 VHDL як мова програмування.
2.3.1 Лексеми
2.3.1.1 Коментарі
2.3.1.2 Ідентифікатори.
2.3.1.3 Числові константи
2.3.1.4. Символи
2.3.1.5 Рядки
2.3.1.6 Бітові рядки.
2.3.2 Типи даних та об’єкти
2.3.2.1 Цілочисельні типи.
2.3.2.2 Типи фізичних величин..
2.3.2.3 Тип з рухомою крапкою
2.3.2.4 Перелічувальні типи.
2.3.2.5 Масиви
2.3.2.6 Записи.
2.3.2.7 Підтипи
2.3.2.8 Об’єкти
2.3.3 Вирази та оператори
2.3.4. Конструкції
2.3.4.1 Присвоєння значень змінним
2.3.4.2 Умовна конструкція if
2.3.4.3 Умовна конструкція case
2.3.4.4 Конструкція циклу loop
2.3.4.5 Порожня конструкція
2.3.4.6 Конструкція підтвердження
2.3.5 Підпрограми та пакети
2.4 Структурний опис мовою VHDL
2.4.1 Декларування елемента
2.4.2 Декларування архітектури елемента
2.4.2.1 Декларування сигналів
2.4.2.2 Блоки
2.4.2.3 Декларування компонентів
2.4.2.4 Використання компонентів
2.5 Функціональний опис мовою VHDL
СПИСОК ВИКОРИСТАНИХ ДЖЕРЕЛ
1. ПЕРЕЛІК СКОРОЧЕНЬ
VHDL − Very High Speed Integrated Circuit Hardware Description Language.
ОЗП – об’єктно-зорієнтоване програмування.
2. VHDL - МОВА ОПИСУ АПАРАТНИХ ЗАСОБІВ КОМП'ЮТЕРА
VHDL є мовою для опису цифрових електронних систем [6,7]. Вона з’явилась в результаті виконання програми Уряду США по створенню надшвидкісних інтегральних схем НШІС (Very High Speed Integrated Circuits), яка була ініційована в 1980 році. В ході виконання цієї програми виникла необхідність в стандартній мові для опису структур і функцій інтегральних схем (ІС). В результаті аналізу вже існуючих мов опису апаратних засобів AHPL, CDL, CONLAN, IDL, ISPS, TEGAS, HDL, ZEUS, використовуваних провідними фірмами комп’ютерного профілю, була розроблена мова VHDL (VHSIC Hardware Description Language). В 1987 році ця мова була адаптована в якості стандарту в США інститутом інженерів-електриків та електроніків (IEEE).
VHDL спроектована для всього спектру потреб, які виникають в процесі проектування. По перше, вона дозволяє описати структуру проекту, тобто його поділ на складові частини та їх взаємозв’язок. По друге, вона дозволяє описати функцію проекту використовуючи подібні до мови програмування форми. По третє, як результат, вона дозволяє змоделювати проект перед початком виготовлення, так що проектувальники можуть швидко порівняти альтернативи та перевірити правильність функціонування без затримки та витрат на апаратне макетування.
Похожие материалы
VHDL - технології дослідження цифрових пристроїв
Elfa254
: 3 октября 2013
ЗМІСТ
I.Мова VHDL
II.Створення першого проекту для моделювання цифрових і аналогових схем
III.Синтез і моделювання комбінаційних пристроїв, заданих в табличній формі, за допомогою системи Active-HDL 6.1
IV.Створення ієрархічних структур при проектуванні складних пристроїв у системі Actіve‐HDL 6.1
СПИСОК ВИКОРИСТАНОЇ ЛІТЕРАТУРИ
I. Мова VHDL
1 Концепція мови VHDL
Мова опису апаратури для високошвидкісних інтегральних схем (VHSІ), називаний VHDL, є формальним записом , що може бути викор
10 руб.
Описание аппаратуры на языке VHDL. Интегрированные информационно-управляющие системы.
Aronitue9
: 31 мая 2012
Предмет: Интегрированные информационно-управляющие системы.
Цель работы: Приобретение навыков применения языков описания аппаратуры (HDL)
Задачи: Приобрести навык работы с VHDL, научиться использовать свободно распространяемых конфигурационных ядер(IP CORES).
Лабораторная работа №4, вариант №2
50 руб.
Моделирование времени. Обеспечение параллельности в работе устройств ВС в системе VHDL
evelin
: 29 сентября 2013
Содержание
Введение 3
Воспроизведение объектов модельного времени (NOW) 4
Структура данных типа TIME 5
Средства обеспечения параллельности в работе ВС 6
Средства поведенческого описания ВС 7
Средства потоков
5 руб.
Другие работы
Лабораторные работы №2 - Cоздание приложения на основе принципов объектно-ориентированного программирования
Aronitue9
: 18 января 2012
Цель работы
Целью работы является создание приложения на основе принципов объектно-ориен-тированного программирования в среде Microsoft Developer Studio (Visual C++).
20 руб.
Ответ на тест. Инфографика. Синергия
ann1111
: 11 марта 2024
30 ответов
· Тема 1. История инфографики. Инфографика сегодня. Цели и задачи инфографики
· Тема 2. Типы данных, подходящий тип визуализации, как выбрать тип графики, сбор и подготовка данных
· Тема 3. Интерфейс Adobe Photoshop
· Тема 4. Инструменты создания инфографики
· Тема 5. Работа в Adobe Illustrator
· Тема 6. Композиция в инфографике
· Тема 7. Создание инфографики с динамичной и статичной композицией
· Тема 8. Типографика в инфографике. Шрифты
· Тема 9. Создание инфографики с блок
290 руб.
Лабораторная работа №2 «Частотно-территориальное планирование сети сотовой связи 1G»
Боря0511
: 4 ноября 2021
Лабораторная работа №2
«Частотно-территориальное планирование сети сотовой связи 1G»
Вариант 6 - чётный
Цель работы: Приобрести навыки предварительного планирования сети связи оператора для заданного типа местности.
Исходные данные
Городская территория занимает площадь 3000+100*6=3600 км2 и охвачена системой сотовой связи. В системе используются кластеры из семи сот. Каждая coтa имеет радиус 6 км. Полоса шириной Lp=2x4,5 МГц выделена системе, работающей в режиме FDMA/FDD. Ширина одного канала
400 руб.
Багатопараметровий вихорострумовий перетворювач для безконтактного контролю провідних трубчатих виробів
Elfa254
: 3 октября 2013
ЗАГАЛЬНА ХАРАКТЕРИСТИКА РОБОТИ
Актуальність теми. Питання безконтактного одночасного контролю багатьох параметрів труб за результатами вимірів різних електричних величин, що містяться в сигналах електромагнітних перетворювачів були слабко вивчені в існуючій літературі. Це було обумовлено, насамперед, досить складними функціональними зв'язками компонентів вихідних сигналів електромагнітних перетворювачів з параметрами трубчастих виробів. До цього не були розроблені досить ефективні методи і прис
11 руб.