КОНТРОЛЬНАЯ РАБОТА По дисциплине: «Техника микропроцессорных систем в коммутации: Управляющие комплексы узлов коммутации». Вариант №23.

Состав работы

material.view.file_icon
material.view.file_icon Контрольная работа.doc
Работа представляет собой rar архив с файлами (распаковать онлайн), которые открываются в программах:
  • Microsoft Word

Описание

Задача №1

Для сети емкостью N номеров определить количество линий к серверу речевых сообщений и необходимый объем памяти для хранения речевых сообщений при следующих исходных данных: удельная нагрузка y (Эрл), доля возникающей нагрузки, направленной к серверу речевой почты – KP (%); тип включения линий – полнодоступное.

Исходные данные.
N = 143 тыс. номеров; y = 0,025 Эрл; КР = 1,6%.

Задача №2

Изобразить схему организации межпроцессорного взаимодействия по обще станционной шине (ОШС). Определить время ожидания (в миллисекундах с точностью до трех знаков) доступа к ОШС для микро-ЭВМ N1, если всего в управляющей системе М микро-ЭВМ; состояние счетчика (задающего номер микро-ЭВМ, работающего с ОШС) равно Т1, тактовая частота 8 кГц. Кроме того, в очереди для обмена находится микро-ЭВМ с номерами N2 и N3, имеющие сообщения объемом S2 и S3. Скорость обмена по ОШС V0 кбайт/с.

Исходные данные.
М = 34; Т1 = 08; N1 = 22; N2 = 20; N3 = 25; S2 = 55 байт; S3 = 94 байт; V0 = 768 кбайт/с.

Задача №3

Укажите отличия в структуре и работе процессоров с конвейерной обработкой по сравнению с процессорами с последовательным выполнением команд. Определить во сколько раз процессор с конвейерной обработкой имеет выше производительность по сравнению с процессором с последовательным выполнением команд, если время выполнения (в микросекундах) этапов команд в процессоре с последовательной обработкой составляет: I этап – Т1, II этап – Т2, III этап – Т3, IV этап – Т4, V этап – Т5. При конвейерной обработке конфликты отсутствуют, а время буферизации каждого этапа равно Тб. Потери производительности за счет конфликтных ситуаций составляет Р процентов. Сравнить производительность (команд в секунду) процессоров с конвейерным и последовательным выполнением команд.
Исходные данные.
Т1 = 22,7 нс; Т2 = 14 нс; Т3 = 17,6 нс; Т4 = 14,5 нс; Т5 = 16,7 нс;
К1 = 2,7%; К2 = 2,1%; К3 = 3,3%; Тб = 2,8 нс.

Задача №4

Изобразить временную диаграмму работы двухзвенного коммутационного поля. Определить с точностью до 3-го знака время (в мкс.) задержки речевой информации в двухзвенном ЦКП емкостью 512 линий Е1, построенном из 16 блоков временной коммутации Е1. Скорость обмена по межблочным промежуточным трактам (ПТ) равна 4096 кбит/с.

Исходные данные.
Номера канала на входе NВХ = 2150; номера канала на выходе NВЫХ = 1345; номер временного канала ПТ NВК-ПТ = 60.

Дополнительная информация

Уважаемый слушатель, дистанционного обучения,
Оценена Ваша работа по предмету: «Техника микропроцессорных систем в коммутации: Управляющие комплексы узлов коммутации»
Вид работы: Контрольная работа
Оценка: Зачет
Дата оценки: 21.11.2016
Рецензия:Уважаемый С*
Меленцова Надежда Анатольевна
ЭКЗАМЕН по дисциплине: «Техника микропроцессорных систем в коммутации: Управляющие комплексы узлов коммутации». Билет №8.
1. Охарактеризуйте системный интерфейс, и какие способы его построения применяются в ЭУС. 2. Определите состав типовой структуры ЭУМ. 3. Приведите этапы обработки типичной команды, реализованные в процессоре. Каким образом эти команды выполняются в конвейере. 4. Задача. Смоделировать работу микропроцессора при выполнении двух форматной команды первой группы при следующих исходных данных: команда: 0 3 2 E D 4 2 2 4 0 <РОН> = 2 3 0 A 2 <РБА>= 3 4 1 Е 2 <ЯП
User teacher-sib : 25 ноября 2016
200 руб.
Лабораторная работа №2 по дисциплине «Техника микропроцессорных систем в коммутации: Управляющие комплексы узлов коммутации»
Вариант №7 Задача 1 Выполнить команду 040BE 65144 <4РОН> := 4236C <ИР> =0014B <6РОН> := 25164 < ЯПА2> := 1031D Задача 2 Выполнить команду 320С6 7434С <2РОН> := 4236C <ИР> =0014B <7РОН> := 25164 < ЯПА2> := 1031D Задача 3 Выполнить команду 4304D 52288 <3РОН> := 4236C <ИР> =0014B <5РОН> := 25164 < ЯПА2> := 1031D
User GKorshunov : 3 ноября 2012
250 руб.
Лабораторная работа №1 по дисциплине «Техника микропроцессорных систем в коммутации: Управляющие комплексы узлов коммутации»
Вариант №7 Задание 1. Исходные данные: 0-е полуслово команды := 4521F <7РОН> := 130BA <5РОН> := 2434F <ЯПА2> := 452C4 Задание 2. Исходные данные: 0-е полуслово команды := 043СС <7РОН> := 130BA <4РОН> := 2434F <ЯПА2> := 452C4 Задание 3. Исходные данные: 0-е полуслово команды := 151EF <7РОН> := 130BA <5РОН> := 2434F <ЯПА2> := 452C4
User GKorshunov : 3 ноября 2012
250 руб.
Экзамен по дисциплине: Техника микропроцессорных систем в коммутации. Управляющие комплексы узлов коммутации. Билет № 3
1. Перечислите функции, выполняемые ЦУУ в централизованной ЭУС. Какова степень надежности централизованной ЭУС. 2. Перечислите классификационные признаки для запоминающих устройств, применяемые в управляющих системах узла коммутации. Какие особенности имеют устройства в зависимости от того, к какому классификационному признаку они относятся. 3. Сформулируйте различие шинного способа организации в управляющих системах ЦСК типа DX-200 и AXE-10.
User Связист : 19 августа 2012
100 руб.
Контрольная работа №1 по дисциплине «Техника микропроцессорных систем в коммутации: Управляющие комплексы узлов коммутации» Вариант № 16
Вариант 16 Задача 1. Для сети емкостью N номеров определить количество линий к серверу речевых сообщений и необходимый объем памяти для хранения речевых сообщений при следующих исходных данных: удельная абонентская нагрузка y (Эрл.); доля возникающей нагрузки, направляемой к серверу речевой почты — Кр (%); тип включения линий — полнодоступное. Задача 2. Изобразить схему организации межпроцессорного взаимодействия по общестанционной шине (ОШС). Определить время ожидания (в миллисекундах с точност
User velfor : 5 октября 2011
150 руб.
Техника микропроцессорных систем в коммутации
Задача 1. Для сети емкостью N номеров определить количество линий к серверу речевых сообщений и необходимый объем памяти для хранения речевых сообщений при следующих исходных данных. Удельная абонентская нагрузка у (Эрл.); доля возникающей нагрузки, направляемой к серверу речевой почты - Кр (%); включение линий - полнодоступное. Исходные данные для расчетов приведены в таблице 1. Таблица 1. №вар 28 N, тыс.ном 133 у, Эрл. 0,016 Р, % 2,5 Задача 2. Изобразить схему организации межпроцессорного взаи
User varistor : 4 января 2017
100 руб.
Техника Микропроцессорных систем в коммутации
. Билет № 11 1. Перечислите преимущества иерархической ЭУС и как распределяются функции между иерархическими уровнями системы. 2. Приведите параметры микропроцессора, определяемые его архитектурой. 3. Определите особенности построения оперативных запоминающих устройств. 4. Задача. Смоделировать работу микропроцессора при выполнении двухформатной команды первой группы при следующих исходных данных: команда: 1 5 2 E D 7 7 3 4 4
User ss011msv : 9 января 2013
350 руб.
Направляющие системы электросвязи. Лабораторная работа №1. Вариант №1
«ИССЛЕДОВАНИЕ СОБСТВЕННЫХ И ДОПОЛНИТЕЛЬНЫХ ЗАТУХАНИЙ В ОПТИЧЕСКИХ КАБЕЛЯХ СВЯЗИ» Цель работы является проведение компьютерного эксперимента по исследованию собственных и дополнительных затуханий в оптических кабелях связи: - собственных затуханий; - затуханий в местах соединений оптических волокон; - затуханий на микроизгибах и макроизгибах;
User Gila : 17 января 2019
220 руб.
Пересечение многогранника плоскостью. Вариант 7
Название: Пересечение многогранника плоскостью. Вариант 7 Пересечение многогранника плоскостью. Вариант 7. Чертеж Пересечение многогранника плоскостью. Вариант 7. Скачать Три проекции усеченной призмы. Чертеж Натуральная величина сечения. Чертеж Развертка усеченной призмы. Чертеж Изометрия усеченной призмы. Чертеж Задание: построить три проекции призмы (вариант с 1-10), усеченной плоскостью Р, натуральную величину сечения, развертку и изометрию. Формат А3 расположить горизонтально.
User djon237 : 24 июля 2023
300 руб.
Пересечение многогранника плоскостью. Вариант 7
Шпоры по хронологии процессоров Intel
4-х битные процессоры 4004: первый процессор, реализованный в одной микросхеме 8-и битные процессоры 8008 16-битные процессоры: Происхождение x86 8086 32-битные процессоры: Не-x86 µ-процессоры iAPX 432 32-битные процессоры: Линия 80386 Intel386 EX 32-битные процессоры: Линия 80486 80486DX4 32-битные процессоры: Pentium I Pentium («Классический») 32-битные процессоры: микроархитектура P6/Pentium M Pentium Pro 32-битные процессоры: микроархитектура NetBurst Pentium 4F 64-битные процессоры: IA-64 I
User alfFRED : 19 февраля 2015
20 руб.
Экономическая оценка инвестиций
Задача №1 «Оценка чистой текущей стоимости». Задача № 2. «Оценка внутренней нормы доходности». Задача №3. «Оценка рентабельности и риска инвестиционного портфеля»
User mahaha : 8 марта 2017
45 руб.
up Наверх