Контрольная и Лабораторные работы 1-2 по дисциплине: Элементная база телекоммуникационных систе. Вариант №02
Состав работы
|
|
|
|
|
|
|
|
Работа представляет собой rar архив с файлами (распаковать онлайн), которые открываются в программах:
- Microsoft Word
Описание
Лабораторная работа 1
РАЗРАБОТКА ИНТЕГРАЛЬНОГО ЦИФРОВОГО УСТРОЙСТВА
Разработка интегрального цифрового устройства
ЦЕЛЬ РАБОТЫ:
Научиться составлять электрические схемы цифровых устройств на основе базовых цифровых интегральных микросхем (ЦИМС).
ЗАДАНИЕ
1.1. На основе анализа исходных уравнений задания произвести их упро-щение (если это возможно) и преобразование. Цель преобразования – привести уравнения к виду, удобному для реализации.
1.2. Составить формальную электрическую схему устройства и привести список необходимых базовых элементов. Количество типов ЦИМС и корпусов ИМС должно быть по возможности минимальным.
1.3. На основе анализа данных задания обосновать выбор типа логики (ТТЛ, ТТЛШ, КМДП) и подходящих по параметрам серий. При выборе ИМС возможно использование ИМС с различным типом логики (например, ТТЛ и ТТЛШ, ТТЛШ и КМДП и т.д.) при условии их совместимости по параметрам, совместимости по питанию (все ИМС должны питаться от одного источника).
1.4. Выводы о результатах выполненной работы (в частности, можно указать и другие варианты реализации устройства).
В задании приведены уравнения с параметрами Y и Х. В этих уравнениях Y1, Y2, Y3, Y4 – выходные логические сигналы устройства, Х1, Х2, Х3, Х4, Х5, Х6, X7, X8 – входные логические сигналы (их количество в разных вариантах может быть до восьми).
Заданная функция для варианта 02: !!!!!!!!!!!!!!!!!!!!!!!!
Y2=X1⋅X2⋅X3+X4⋅X5⋅X6
=============================================
Лабораторная работа 2
Изучение интегральных операционных усилителей
Цель работы:
Изучить типы, характеристики и параметры интегральных операционных усилителей (ИОУ).
Задание
1.1. Привести схему устройства на ИОУ, предусмотренную индивидуальным заданием.
1.2. Пояснить назначение устройства, привести виды амплитудной и амплитудно-частотной характеристик.
1.3. Оформить отчет о проделанной работе, отчет должен содержать:
̶ схему устройства;
̶ виды характеристик (амплитудной и АЧХ);
̶ список использованных источников информации.
Исходные данные для варианта 02 - Инвертирующий усилитель!!!!!!!!!!!!!!!!!!!!!!!!
=============================================
=============================================
Контрольная работа
АНАЛИЗ ТЕХНИКО-ЭКОНОМИЧЕСКОЙ ЭФФЕКТИВНОСТИ ВНЕДРЕНИЯ
НАНОЭЛЕКТРОННЫХ ИЗДЕЛИЙ
В качестве наноэлектронного изделия студенты рассматривают интегральную схему ультравысокой степени интеграции (УБИС), тип которой соответствует двум последним цифрам пароля (см. табл. 1.1).
Таблица 1.1 – Данные для вариантов элементной базы
Цифра пароля Тип наноизделия Тип транзистора Тип ЭВП Тип БИС
2 Intel Core 2 Duo E6600 KT316A 6С53Н ATF2500B
Данные наноэлектронного изделия и параметры компонентов, которые используются для реализации изделия соответствующего по сложности наноэлектронному, представлены в таблицах 1.2-1.5.
Таблица 1.2 – Параметры ЭВП
Тип Iнак, мА Uнак, В Iанод, мА Uанод, В Nвывод Диаметр Ø, м∙10^(-3) Высота h, м∙10^(-3) Масса, г Цена, руб
6С53Н 130 6,3 9 120 5 11 20 2,5 447
Таблица 1.3 - Параметры транзисторов
Наименование Iпотр, мА Uпит, В Диаметр Ø, м∙10^(-3) Высота h, м∙10^(-3) Масса, г Цена, руб
KT316A 40 5 6 4,5 0,6 23,01
Таблица 1.4 – Параметры БИС
Наименование Iпот, мА Nэлем Uпит, В Nвывод Площадь S, м^2∙10^(-6) Высота h, м∙10^(-3) Масса, г Цена, руб
ATF2500B 110 6000 5,0 44 676 3,5 30 394
Таблица 1.5 – Параметры наноизделий
Наименование процессора Количество элементов, млн Количество выводов Потребляемая мощность, Вт Тактовая частота, ГГц Площадь S, кв. мм Напряжение питания, В Высота h, мм Техно-логия, нм Цена, руб.
Min Max Min Max
Intel Core 2 Duo E6600 291 775 55 75 2,40 144 0,85 1,36 2,6 65 8216
------------------------------------------------------------------------------
1.1 Задания к практическим занятиям
1.1. Определить выигрыш во времени безотказной работы наноэлектронного изделия по отношению к реализации изделия аналогичной сложности на электровакуумных приборах, транзисторах и на интегральных схемах большой степени интеграции.
1.2. Определить выигрыш по занимаемому объему наноэлектронного изделия по отношению к реализации изделия аналогичной сложности на электровакуумных приборах, транзисторах и на интегральных схемах большой степени интеграции.
1.3. Определить выигрыш по массе наноэлектронного изделия по отношению к реализации изделия аналогичной сложности на электровакуумных приборах, транзисторах и на интегральных схемах большой степени интеграции.
1.4. Определить выигрыш по потребляемой мощности наноэлектронного изделия по отношению к реализации изделия аналогичной сложности на электровакуумных приборах, транзисторах и на интегральных схемах большой степени интеграции.
1.5. Определить выигрыш по стоимости наноэлектронного изделия по отношению к реализации изделия аналогичной сложности на электровакуумных приборах, транзисторах и на интегральных схемах большой степени интеграции.
2.1 Определение выигрыша во времени безотказной работы
- интенсивность отказов λ наноэлектронного изделия указано в таблице 2.1
Таблица 2.1 – Интенсивность отказов дискретных элементов
Название радиоэлемента Интенсивность отказов, 10^(-6), 1/час
Транзисторы 0,01
Паяное соединение 0,0003
БИС 0,02
Наноиздение 0,03
ЭВП 0,25
Механическое соединение 0,01
=============================================
РАЗРАБОТКА ИНТЕГРАЛЬНОГО ЦИФРОВОГО УСТРОЙСТВА
Разработка интегрального цифрового устройства
ЦЕЛЬ РАБОТЫ:
Научиться составлять электрические схемы цифровых устройств на основе базовых цифровых интегральных микросхем (ЦИМС).
ЗАДАНИЕ
1.1. На основе анализа исходных уравнений задания произвести их упро-щение (если это возможно) и преобразование. Цель преобразования – привести уравнения к виду, удобному для реализации.
1.2. Составить формальную электрическую схему устройства и привести список необходимых базовых элементов. Количество типов ЦИМС и корпусов ИМС должно быть по возможности минимальным.
1.3. На основе анализа данных задания обосновать выбор типа логики (ТТЛ, ТТЛШ, КМДП) и подходящих по параметрам серий. При выборе ИМС возможно использование ИМС с различным типом логики (например, ТТЛ и ТТЛШ, ТТЛШ и КМДП и т.д.) при условии их совместимости по параметрам, совместимости по питанию (все ИМС должны питаться от одного источника).
1.4. Выводы о результатах выполненной работы (в частности, можно указать и другие варианты реализации устройства).
В задании приведены уравнения с параметрами Y и Х. В этих уравнениях Y1, Y2, Y3, Y4 – выходные логические сигналы устройства, Х1, Х2, Х3, Х4, Х5, Х6, X7, X8 – входные логические сигналы (их количество в разных вариантах может быть до восьми).
Заданная функция для варианта 02: !!!!!!!!!!!!!!!!!!!!!!!!
Y2=X1⋅X2⋅X3+X4⋅X5⋅X6
=============================================
Лабораторная работа 2
Изучение интегральных операционных усилителей
Цель работы:
Изучить типы, характеристики и параметры интегральных операционных усилителей (ИОУ).
Задание
1.1. Привести схему устройства на ИОУ, предусмотренную индивидуальным заданием.
1.2. Пояснить назначение устройства, привести виды амплитудной и амплитудно-частотной характеристик.
1.3. Оформить отчет о проделанной работе, отчет должен содержать:
̶ схему устройства;
̶ виды характеристик (амплитудной и АЧХ);
̶ список использованных источников информации.
Исходные данные для варианта 02 - Инвертирующий усилитель!!!!!!!!!!!!!!!!!!!!!!!!
=============================================
=============================================
Контрольная работа
АНАЛИЗ ТЕХНИКО-ЭКОНОМИЧЕСКОЙ ЭФФЕКТИВНОСТИ ВНЕДРЕНИЯ
НАНОЭЛЕКТРОННЫХ ИЗДЕЛИЙ
В качестве наноэлектронного изделия студенты рассматривают интегральную схему ультравысокой степени интеграции (УБИС), тип которой соответствует двум последним цифрам пароля (см. табл. 1.1).
Таблица 1.1 – Данные для вариантов элементной базы
Цифра пароля Тип наноизделия Тип транзистора Тип ЭВП Тип БИС
2 Intel Core 2 Duo E6600 KT316A 6С53Н ATF2500B
Данные наноэлектронного изделия и параметры компонентов, которые используются для реализации изделия соответствующего по сложности наноэлектронному, представлены в таблицах 1.2-1.5.
Таблица 1.2 – Параметры ЭВП
Тип Iнак, мА Uнак, В Iанод, мА Uанод, В Nвывод Диаметр Ø, м∙10^(-3) Высота h, м∙10^(-3) Масса, г Цена, руб
6С53Н 130 6,3 9 120 5 11 20 2,5 447
Таблица 1.3 - Параметры транзисторов
Наименование Iпотр, мА Uпит, В Диаметр Ø, м∙10^(-3) Высота h, м∙10^(-3) Масса, г Цена, руб
KT316A 40 5 6 4,5 0,6 23,01
Таблица 1.4 – Параметры БИС
Наименование Iпот, мА Nэлем Uпит, В Nвывод Площадь S, м^2∙10^(-6) Высота h, м∙10^(-3) Масса, г Цена, руб
ATF2500B 110 6000 5,0 44 676 3,5 30 394
Таблица 1.5 – Параметры наноизделий
Наименование процессора Количество элементов, млн Количество выводов Потребляемая мощность, Вт Тактовая частота, ГГц Площадь S, кв. мм Напряжение питания, В Высота h, мм Техно-логия, нм Цена, руб.
Min Max Min Max
Intel Core 2 Duo E6600 291 775 55 75 2,40 144 0,85 1,36 2,6 65 8216
------------------------------------------------------------------------------
1.1 Задания к практическим занятиям
1.1. Определить выигрыш во времени безотказной работы наноэлектронного изделия по отношению к реализации изделия аналогичной сложности на электровакуумных приборах, транзисторах и на интегральных схемах большой степени интеграции.
1.2. Определить выигрыш по занимаемому объему наноэлектронного изделия по отношению к реализации изделия аналогичной сложности на электровакуумных приборах, транзисторах и на интегральных схемах большой степени интеграции.
1.3. Определить выигрыш по массе наноэлектронного изделия по отношению к реализации изделия аналогичной сложности на электровакуумных приборах, транзисторах и на интегральных схемах большой степени интеграции.
1.4. Определить выигрыш по потребляемой мощности наноэлектронного изделия по отношению к реализации изделия аналогичной сложности на электровакуумных приборах, транзисторах и на интегральных схемах большой степени интеграции.
1.5. Определить выигрыш по стоимости наноэлектронного изделия по отношению к реализации изделия аналогичной сложности на электровакуумных приборах, транзисторах и на интегральных схемах большой степени интеграции.
2.1 Определение выигрыша во времени безотказной работы
- интенсивность отказов λ наноэлектронного изделия указано в таблице 2.1
Таблица 2.1 – Интенсивность отказов дискретных элементов
Название радиоэлемента Интенсивность отказов, 10^(-6), 1/час
Транзисторы 0,01
Паяное соединение 0,0003
БИС 0,02
Наноиздение 0,03
ЭВП 0,25
Механическое соединение 0,01
=============================================
Дополнительная информация
Проверил(а): Елистратова Ирина Борисовна
Оценка: Отлично
Дата оценки: 09.05.2023г.
Помогу с вашим вариантом, другой дисциплиной, онлайн-тестом, либо сессией под ключ.
E-mail: sneroy20@gmail.com
E-mail: ego178@mail.ru
Оценка: Отлично
Дата оценки: 09.05.2023г.
Помогу с вашим вариантом, другой дисциплиной, онлайн-тестом, либо сессией под ключ.
E-mail: sneroy20@gmail.com
E-mail: ego178@mail.ru
Похожие материалы
Контрольная и Лабораторные работы 1-2 по дисциплине: Элементная база телекоммуникационных систем. Вариант №4
Сергей449
: 8 июня 2025
Лабораторная работа No1
РАЗРАБОТКА ИНТЕГРАЛЬНОГО ЦИФРОВОГО УСТРОЙСТВА
по дисциплине
«Элементная база телекоммуникационных систем»
1 Цель работы
Научиться составлять электрические схемы цифровых устройств на основе базовых цифровых интегральных микросхем (ЦИМС).
2 Задание
2.1. На основе анализа исходных уравнений задания произвести их упрощение (если это возможно) и преобразование. Цель преобразования – привести уравнения к виду, удобному для реализации.
2.2. Составить формальную электрическ
350 руб.
Контрольная и Лабораторные работы 1-2 по дисциплине: Элементная база телекоммуникационных систем. Вариант №06
IT-STUDHELP
: 10 ноября 2023
Контрольная работа
Вариант №06
ТЕМА: АНАЛИЗ ТЕХНИКО-ЭКОНОМИЧЕСКОЙ ЭФФЕКТИВНОСТИ ВНЕДРЕНИЯ НАНОЭЛЕКТРОННЫХ ИЗДЕЛИЙ
Цель работы: оценить технико-экономическую эффективность внедрения изделий наноэлектроники
Исходные данные
Цифра пароля Тип наноизделия Тип транзистора Тип ЭВП Тип БИС
1. AMD Sempron M 3000+ КТ368Б 6С65Н ATF2500C
1. Определение выигрыша во времени безотказной работы наноэлектронного изделия по отношению к реализации изделия аналогичной сложности на электровакуумных приборах, тр
1300 руб.
Контрольная и Лабораторные работы 1-2 по дисциплине: Элементная база телекоммуникационных систем. Вариант №03
IT-STUDHELP
: 10 ноября 2023
Контрольная работа
Вариант No03
Задание.
1.1 Определить выигрыш во времени безотказной работы наноэлектронного изделия по отношению к реализации изделия аналогичной сложности на электровакуумных приборах, транзисторах и на интегральных схемах большой степени интеграции.
1.2 Определить выигрыш по занимаемому объему наноэлектронного изделия по отношению к реализации изделия аналогичной сложности на электровакуумных приборах, транзисторах и на интегральных схемах большой степени интеграции.
1.3 Оп
1300 руб.
Контрольная и Лабораторные работы 1-2 по дисциплине: Элементная база телекоммуникационных систе. Вариант №28
IT-STUDHELP
: 9 мая 2023
Лабораторная работа 1
РАЗРАБОТКА ИНТЕГРАЛЬНОГО ЦИФРОВОГО УСТРОЙСТВА
Разработка интегрального цифрового устройства
ЦЕЛЬ РАБОТЫ
Научиться составлять электрические схемы цифровых устройств на основе базовых цифровых интегральных микросхем (ЦИМС). Варианты приведены в приложении А.
ЗАДАНИЕ
1.1. На основе анализа исходных уравнений задания произвести их упрощение (если это возможно) и преобразование. Цель преобразования – привести уравнения к виду, удобному для реализации.
1.2. Составить формал
1200 руб.
Контрольная и Лабораторные работы 1-2 по дисциплине: Элементная база телекоммуникационных систе. Вариант №13
IT-STUDHELP
: 9 мая 2023
Лабораторная работа 1
РАЗРАБОТКА ИНТЕГРАЛЬНОГО ЦИФРОВОГО УСТРОЙСТВА
Цель работы
Научиться составлять электрические схемы цифровых устройств на основе базовых цифровых интегральных микросхем (ЦИМС).
Задание
2.1. На основе анализа исходных уравнений задания произвести их упрощение (если это возможно) и преобразование. Цель преобразования – привести уравнения к виду, удобному для реализации.
2.2. Составить формальную электрическую схему устройства и привести
список необходимых базовых элементов.
1200 руб.
Контрольная и Лабораторные работы 1-2 по дисциплине: Элементная база телекоммуникационных систе. Вариант №33
IT-STUDHELP
: 9 мая 2023
Лабораторная работа 1
РАЗРАБОТКА ИНТЕГРАЛЬНОГО ЦИФРОВОГО УСТРОЙСТВА
Цель работы
Научиться составлять электрические схемы цифровых устройств на основе базовых цифровых интегральных микросхем (ЦИМС).
Задание
2.1. На основе анализа исходных уравнений задания произвести их упрощение (если это возможно) и преобразование. Цель преобразования – привести уравнения к виду, удобному для реализации.
2.2. Составить формальную электрическую схему устройства и привести
список необходимых базовых элементов.
1200 руб.
Контрольная и Лабораторные работы 1-2 по дисциплине: Элементная база телекоммуникационных систе. Вариант №8
IT-STUDHELP
: 9 мая 2023
Лабораторная работа 1
РАЗРАБОТКА ИНТЕГРАЛЬНОГО ЦИФРОВОГО УСТРОЙСТВА
ЦЕЛЬ РАБОТЫ
Научиться составлять электрические схемы цифровых устройств на основе базовых цифровых интегральных микросхем (ЦИМС).
ЗАДАНИЕ
1.1. На основе анализа исходных уравнений задания произвести их упро-щение (если это возможно) и преобразование. Цель преобразования – привести уравнения к виду, удобному для реализации.
1.2. Составить формальную электрическую схему устройства и привести список необходимых базовых элементов.
1200 руб.
Контрольная и Лабораторные работы 1-2 по дисциплине: Элементная база телекоммуникационных систем. Вариант №14
IT-STUDHELP
: 3 декабря 2022
Лабораторная работа No1
по дисциплине:
«Элементная база телекоммуникационных систем»
Цель работы
Научиться составлять электрические схемы цифровых устройств на основе базовых цифровых интегральных микросхем (ЦИМС).
Задание
2.1. На основе анализа исходных уравнений задания произвести их упрощение (если это возможно) и преобразование. Цель преобразования – привести уравнения к виду, удобному для реализации.
2.2. Составить формальную электрическую схему устройства и привести
список необходимых ба
1350 руб.
Другие работы
Контрольная работа по дисциплине: Программирование графических процессоров. Вариант 18
Roma967
: 20 июля 2024
Задание 1.
Дана спецификация графического процессора:
1. Максимальное число варпов на мультипроцессор: 64
2. Максимальное число блоков на мультипроцессор: 16
3. Максимальное количество 32-х битных регистров на мультипроцессор: 65536
4. Максимальное количество 32-х битных регистров на блок: 65536
5. Максимальное количество 32-х битных регистров на нить: 255
6. Размер разделяемой памяти мультипроцессора (байт): 32768
7. Размер разделяемой памяти блока (байт): 24576
Параметры запускаемой программы
800 руб.
Проект организации ремонта сельскохозяйственной техники с разработкой системы управления производством в ООО СХП «Золотой Колос» Лаишевского района Р.Т.
Рики-Тики-Та
: 6 мая 2017
Аннотация
К дипломному проекту Семенеева Э.Ф. на тему «Проект организации ремонта сельскохозяйственной техники с разработкой системы управления производством в ООО СХП «Золотой Колос» Лаишевского района Р.Т.»
Дипломный проект состоит из пояснительной записки на листах печатного текста и графической части на 12 листах формата А1.
Записка состоит из введения, шести разделов, выводов и включает …рисунков, таблиц. Список использованной литературы содержит
825 руб.
Комплексная механизация молочной фермы СПК «АгроНива» Каменецкого района с усовершенствованием охладителя и пастеризатора линии первичной обработки молока ОМС-0,5
Shloma
: 19 мая 2020
Дипломный проект
Разработанный дипломный проект представлен расчётно-пояснительной запиской и графической частью.
Расчётно-пояснительная записка включает 119 страницы печатного текста и состоит из введения, шести глав, заключения, списка использованных источников и приложения. Расчётно-пояснительная записка содержит 25 таблиц и 12 рисунков.
В первой главе представлена производственно-техническая характеристика СПК «АгроНива» Каменецкого района Брестской области с подробным анализом осно
1590 руб.
Лабораторная работа №1, ФОРМИРОВАНИЕ И ОБРАБОТКА ОДНОМЕРНЫХ МАССИВОВ, вариант 12
Дистанционное обучение СибГУТИ 2026
: 7 марта 2023
1. Задание к лабораторной работе.
В соответствии с вариантом (таблица 1) разработайте алгоритм обработки элементов массива.
Напишите программу на алгоритмическом языке в соответствии со схемой алгоритма.
Проведите тестирование программы в среде программирования.
700 руб.